충북대학교 스마트IT창의인재양성사업단
실무특강
1. 특 강 제 목 : 디지털 및 집적회로 실무특강
2. 강 사 명 : 김창완 / 최강운
3. 강사소속/ 직위 : 동아대학교 공과대학 전자공학과 / 교수, 충북대학교 전기공학부 / 박사과정
4. 참 여 대 상 : 학부생
5. 개 최 목 적 : 학부생들에게 디지털 집적회로 이론 강의와 회로설계 및 레이아웃 실습을 통한 실무능력 향상
6. 특강 진행 세부계획
날 짜 |
시 간 |
특 강 내 용 |
구분 (실습/강의) |
장소 |
2018.10.27 |
09:00-12:00 |
디지털 집적회로 설계의 전반적인 과정소개 회로의 성능에 영향을 미치는 요소들에 대해 학습 |
강의 |
E8-3동 370호 |
13:00-18:00 |
CMOS 논리 게이트 구조 및 동작 학습 NMOS, PMOS 트랜지스터의 구조 및 특성 |
강의 | ||
2018.11.03 |
09:00-12:00 |
회로 설계에서 고려해야할 사항들에 대한 교육 트랜지스터 특성 시뮬레이션을 위한 회로 설계 |
강의 | |
13:00-18:00 |
집적회로 설계를 위한 툴 소개 집적회로 설계를 위한 툴 사용법 트랜지스터 특성 시뮬레이션 및 출력결과 해석 CMOS 논리 게이트 회로설계 및 symbol 제작 |
강의 및 실습 | ||
2018.11.10 |
09:00-12:00 |
설계한 논리 게이트 시뮬레이션 시뮬레이션 변수 설정 및 변수 sweep 실습 |
강의 및 실습 | |
13:00-18:00 |
CMOS 논리게이트 레이아웃 설계한 layout을 토대로 DRC, LVS, PEX 검증 완성된 layout을 통한 Post-layout 시뮬레이션 Pre-layout 시뮬레이션과 post-layout 시뮬레이션의 결과 분석 |
강의 및 실습 | ||
2018.11.17 |
09:00-12:00 |
Design Compiler 이론 및 실습 Equivalent check : Formality Static Timing Analysis 실습 (Primetime) VCS를 이용한 시뮬레이션 Verdi 검증 |
강의 및 실습 | |
13:00-18:00 |
Floorplan 및 placement 실습 DRC, LVS 검증 및 수정 Layout 기본 내용 소개 Layout 실습 Equivalence check Post STA, Post 시뮬레이션 (VCS) |
강의 및 실습 |
※ 날짜 및 시간 단위로 구체적으로 표기(실습조교를 활용할 경우 활용 날짜와 시간을 정확하게 기재)
■ 신청방법 : 특강신청서 제출 (양식: 각 학부 홈페이지)
▶ 방문 접수: 전기공학부 학과사무실 또는 학연산 274호 CK사업단
▶ 이메일 접수: 이메일 smartck2@cbnu.ac.kr
※ 선착순 모집으로 조기마감 가능!!!
■ 신청기한 : 2018년 10월 24일(수) 까지
■ 문의처 : 스마트IT창의인재양성사업단 교육지원부2 ☎ 249-1832